填空题
随着EDA技术的不断完善与成熟,()的设计方法更多的被应用于Verilog HDL设计当中。
自顶向下
填空题 可编程器件分为()和CPLD。
填空题 用EDA技术进行电子系统设计的目标是最终完成()的设计与实现。
问答题 试用verilog语言描述:图示为一个4位移位寄存器,是由四个D触发器(分别设为U1,U2,U3,U4)构成的。其中seri_in是这个移位寄存器的串行输入;clk为移位时脉冲输入;clr为清零控制信号输入;Q[1]~Q[3]则为移位寄存器的并行输出。